LCMXO1200C-3TN144I FPGA – Array di gate programmabile su campo 1200 LUT 113 IO 1,8/2,5/3,3 V -3 Spd I

Breve descrizione:

Produttori: Reticolo
Categoria di prodotto: FPGA - Array di gate programmabile sul campo
Scheda dati: LCMXO1200C-3TN144I
Descrizione:IC FPGA 113 I/O 144TQFP
Stato RoHS: conforme a RoHS


Dettagli del prodotto

Caratteristiche

Tag del prodotto

♠ Descrizione del prodotto

Attributo del prodotto Valore dell'attributo
Produttore: Reticolo
Categoria di prodotto: FPGA - Array di porte programmabili sul campo
RoHS: Dettagli
Serie: LCMXO1200C
Numero di elementi logici: 1200 LE
Numero di I/O: 113 ingressi/uscite
Tensione di alimentazione - Min: 1,71 V
Tensione di alimentazione - Max: 3.465 Volt
Temperatura operativa minima: - 40 C
Temperatura operativa massima: + 100 C
Velocità dati: -
Numero di ricetrasmettitori: -
Stile di montaggio: SMD/SMT
Confezione/caso: TQFP-144
Confezione: Vassoio
Marca: Reticolo
RAM distribuita: 6,4kbit
RAM a blocchi integrata - EBR: 9,2 kbit
Altezza: 1,4 mm
Lunghezza: 20mm
Frequenza operativa massima: 500MHz
Sensibile all'umidità:
Numero di blocchi di array logici - LAB: 150 LAB
Corrente di alimentazione operativa: 21 mA
Tensione di alimentazione operativa: 1,8 V/2,5 V/3,3 V
Tipologia di prodotto: FPGA - Array di porte programmabili sul campo
Quantità confezione di fabbrica: 60
Sottocategoria: Circuiti integrati logici programmabili
Memoria totale: 15,6 kbit
Larghezza: 20mm
Unità di peso: 1,319 gr

  • Precedente:
  • Prossimo:

  • Non volatile, infinitamente riconfigurabile

    • Instant-on – si accende in microsecondi

    • Chip singolo, nessuna memoria di configurazione esterna richiesta

    • Eccellente sicurezza del design, nessun flusso di bit da intercettare

    • Riconfigura la logica basata su SRAM in millisecondi

    • SRAM e memoria non volatile programmabili tramite porta JTAG

    • Supporta la programmazione in background della memoria non volatile

    Modalità risparmio

    • Consente una riduzione della corrente statica fino a 100 volte

    Riconfigurazione TransFR™ (TFR)

    • Aggiornamento della logica sul campo mentre il sistema è in funzione

    I/O elevato a densità logica

    • Da 256 a 2280 LUT4

    • Da 73 a 271 I/O con ampie opzioni di pacchetto

    • Migrazione della densità supportata

    • Imballaggio senza piombo/conforme a RoHS

    Memoria incorporata e distribuita

    • RAM a blocchi integrata sysMEM™ fino a 27,6 Kbit

    • Fino a 7,7 Kbit di RAM distribuita

    • Logica di controllo FIFO dedicata

    Buffer I/O flessibile

    • Il buffer sysIO™ programmabile supporta un'ampia gamma di interfacce:

    – LVCMOS 3.3/2.5/1.8/1.5/1.2

    – LVTTL

    – PCI

    – LVDS, Bus-LVDS, LVPECL, RSDS

    PLL sysCLOCK™

    • Fino a due PLL analogici per dispositivo

    • Moltiplicazione, divisione e sfasamento del clock

    Supporto a livello di sistema

    • Boundary Scan dello standard IEEE 1149.1

    • Oscillatore integrato

    • I dispositivi funzionano con alimentazione a 3,3 V, 2,5 V, 1,8 V o 1,2 V

    • Programmazione interna al sistema conforme a IEEE 1532

    prodotti correlati