P2020NXE2KFC Microprocessori MPU P2020E ET 1000/667 R2.1
♠ Descrizione del prodotto
Attributo del prodotto | Valore dell'attributo |
Produttore: | NXP |
Categoria di prodotto: | Microprocessori - MPU |
Restrizioni di spedizione: | Questo prodotto potrebbe richiedere documentazione aggiuntiva per l'esportazione dagli Stati Uniti. |
RoHS: | Dettagli |
Stile di montaggio: | SMD/SMT |
Confezione/caso: | PBGA-689 |
Serie: | P2020 |
Nucleo: | e500-v2 |
Numero di core: | 2 Nucleo |
Larghezza bus dati: | 32 bit |
Frequenza di clock massima: | 1 GHz |
Memoria istruzioni cache L1: | 32KB |
Memoria dati cache L1: | 32KB |
Tensione di alimentazione operativa: | 1,05 V |
Temperatura operativa minima: | - 40 C |
Temperatura operativa massima: | + 125 C |
Confezione: | Vassoio |
Marca: | Semiconduttori NXP |
Tensione I/O: | 1,5 V, 1,8 V, 2,5 V, 3,3 V |
Tipo di istruzione: | Virgola mobile |
Tipo di interfaccia: | Ethernet, I2C, PCIe, SPI, UART, USB |
Istruzione cache L2 / Memoria dati: | 512KB |
Tipo di memoria: | Cache L1/L2 |
Sensibile all'umidità: | SÌ |
Numero di I/O: | 16 ingressi/uscite |
Serie di processori: | Qo QI |
Tipologia di prodotto: | Microprocessori - MPU |
Quantità confezione di fabbrica: | 27 |
Sottocategoria: | Microprocessori - MPU |
Nome depositato: | Qo QI |
Timer watchdog: | Nessun timer watchdog |
Parte # Alias: | 935319659557 |
Unità di peso: | 0,185090 once |
L'elenco seguente fornisce una panoramica della funzione P2020impostato:
• Doppi core Power Architecture® e500 ad alte prestazioni.
• Indirizzamento fisico a 36 bit
– Supporto in virgola mobile a doppia precisione
– Cache di istruzioni L1 da 32 Kbyte e dati L1 da 32 Kbytecache per ogni core
– Frequenza di clock da 800 MHz a 1,33 GHz
• 512 Kbyte di cache L2 con ECC.Configurabile anche comeSRAM e memoria stashing.
• Tre Ethernet potenziate a tre velocità da 10/100/1000 Mbpscontrollori (eTSEC)
– Accelerazione TCP/IP, qualità del servizio e
capacità di classificazione
– Supporto IEEE Std 1588™
– Controllo del flusso senza perdite
– R/G/MII, R/TBI, SGMII
• Interfacce ad alta velocità che supportano vari multiplexingopzioni:
– Quattro SerDe a 3,125 GHz multiplexaticontrollori
– Tre interfacce PCI Express
– Due interfacce Serial RapidIO
– Due interfacce SGMII
• Controller USB ad alta velocità (USB 2.0)
– Supporto per host e dispositivi
– Interfaccia controller host avanzata (EHCI)
– Interfaccia ULPI per PHY
• Controller host digitale sicuro avanzato (SD/MMC)Interfaccia periferica seriale avanzata (eSPI)
• Motore di sicurezza integrato
– Il supporto del protocollo include SNOW, ARC4, 3DES, AES,RSA/ECC, RNG, SSL/TLS a passaggio singolo, Kasumi
– Accelerazione XOR
• Controller di memoria SDRAM DDR2/DDR3 a 64 bit conSupporto dell'ECC
• Programmable interrupt controller (PIC) conforme aNorma OpenPIC
• Due controller DMA a quattro canali
• Due controller I2C, DUART, timer
• Controller del bus locale avanzato (eLBC)
• 16 segnali I/O generici
• Temperatura operativa di giunzione
• 31 × 31 mm 689 pin WB-TePBGA II (wire bondBGA in plastica ad alta temperatura)