Microcontrollori SPC5605BK0VLL6 a 32 bit – MCU BOLERO 1M Cu WIRE
♠ Descrizione del prodotto
Attributo del prodotto | Valore dell'attributo |
Produttore: | NXP |
Categoria di prodotto: | Microcontrollori a 32 bit - MCU |
Direttiva RoHS: | Dettagli |
Serie: | MPC5605B |
Stile di montaggio: | SMD/SMT |
Confezione/custodia: | LQFP-100 |
Nucleo: | e200z0 |
Dimensione della memoria del programma: | 768 kB |
Dimensione RAM dati: | 64 kB |
Larghezza del bus dati: | 32 bit |
Risoluzione ADC: | 10 bit, 12 bit |
Frequenza di clock massima: | 64 MHz |
Numero di I/O: | 77 I/O |
Tensione di alimentazione - Min: | 3 Volt |
Tensione di alimentazione - Max: | 5,5 V |
Temperatura minima di esercizio: | - 40 °C |
Temperatura massima di esercizio: | + 105 °C |
Qualificazione: | AEC-Q100 |
Confezione: | Vassoio |
Marca: | NXP Semiconduttori |
Tipo di RAM dati: | SRAM |
Tipo di interfaccia: | CAN, I2C, LIN, SPI |
Sensibile all'umidità: | SÌ |
Serie di processori: | MPC560xB |
Prodotto: | MCU |
Tipo di prodotto: | Microcontrollori a 32 bit - MCU |
Tipo di memoria del programma: | Flash |
Quantità confezione di fabbrica: | 90 |
Sottocategoria: | Microcontrollori - MCU |
Timer di controllo: | Timer di controllo |
Alias del numero di parte: | 935325828557 |
Peso unitario: | 0,024170 once |
♠Scheda tecnica del microcontrollore MPC5607B
Questa famiglia di microcontrollori system-on-chip (SoC) a 32 bit rappresenta l'ultima innovazione nel campo dei controller integrati per applicazioni automotive. Appartiene a una famiglia in continua espansione di prodotti dedicati al settore automotive, progettati per affrontare la prossima ondata di applicazioni di elettronica di bordo all'interno del veicolo.
Il core del processore host e200z0h, avanzato ed economico, di questa famiglia di controller per automotive è conforme alla tecnologia Power Architecture e implementa esclusivamente l'APU (Auxiliary Processor Unit) VLE (codifica a lunghezza variabile), garantendo una densità di codice migliorata. Opera a velocità fino a 64 MHz e offre prestazioni di elaborazione elevate, ottimizzate per un basso consumo energetico. Sfrutta l'infrastruttura di sviluppo disponibile degli attuali dispositivi Power Architecture ed è supportato da driver software, sistemi operativi e codice di configurazione per facilitare le implementazioni degli utenti.
• Problema singolo, complesso core CPU a 32 bit (e200z0h)
— Conforme alla categoria embedded della tecnologia Power Architecture®
— Set di istruzioni migliorato che consente la codifica a lunghezza variabile (VLE) per ridurre l'ingombro del codice. Con la codifica opzionale di istruzioni miste a 16 e 32 bit, è possibile ottenere una significativa riduzione dell'ingombro del codice.
•Fino a 1,5 MB di memoria flash con codice on-chip supportata con il controller di memoria flash
• Memoria flash dati on-chip da 64 (4 × 16) KB con ECC
• Fino a 96 KB di SRAM su chip
• Unità di protezione della memoria (MPU) con 8 descrittori di regione e granularità di regione di 32 byte su alcuni membri della famiglia (fare riferimento alla Tabella 1 per i dettagli).
• Controllore di interrupt (INTC) in grado di gestire 204 sorgenti di interrupt con priorità selezionabile
• Anello ad aggancio di fase modulato in frequenza (FMPLL)
• Architettura crossbar switch per l'accesso simultaneo a periferiche, Flash o RAM da più bus master
• Controller eDMA a 16 canali con più sorgenti di richiesta di trasferimento tramite multiplexer DMA
• Il modulo di assistenza all'avvio (BAM) supporta la programmazione Flash interna tramite un collegamento seriale (CAN o SCI)
• Il timer supporta canali I/O che forniscono una gamma di funzioni di acquisizione di input a 16 bit, confronto di output e modulazione di larghezza di impulso (eMIOS)
• 2 convertitori analogico-digitali (ADC): uno a 10 bit e uno a 12 bit
• Unità Cross Trigger per abilitare la sincronizzazione delle conversioni ADC con un evento timer da eMIOS o PIT
• Fino a 6 moduli di interfaccia periferica seriale (DSPI)
• Fino a 10 moduli di interfaccia di comunicazione seriale (LINFlex)
• Fino a 6 moduli CAN completi (FlexCAN) potenziati con buffer configurabili
• 1 modulo di interfaccia a circuito interintegrato (I2C)
• Fino a 149 pin configurabili per uso generale che supportano operazioni di input e output (dipendenti dal pacchetto)
• Contatore in tempo reale (RTC)
• Sorgente di clock da oscillatore interno da 128 kHz o 16 MHz che supporta il risveglio autonomo con risoluzione di 1 ms con timeout massimo di 2 secondi
• Supporto opzionale per RTC con sorgente di clock da oscillatore a cristallo esterno da 32 kHz, supporto di riattivazione con risoluzione di 1 secondo e timeout massimo di 1 ora
• Fino a 8 timer di interruzione periodica (PIT) con risoluzione del contatore a 32 bit
• Interfaccia di sviluppo Nexus (NDI) secondo IEEE-ISTO 5001-2003 Classe Due Plus
• Test di scansione dei confini del dispositivo/scheda supportati secondo Joint Test Action Group (JTAG) di IEEE (IEEE 1149.1)
• Regolatore di tensione on-chip (VREG) per la regolazione dell'alimentazione in ingresso per tutti i livelli interni